Ce travail présente la conception d’un circuit intégré ayant pour objectif d’être implémenté dans la chaîne de réception d’une antenne à dépointage électronique dédiée à la connectivité aéronautique (IFC) dans la bande satellite Ka. Le circuit, réalisé dans une technologie SiGe BiCMOS, assure les fonctions d’amplificateur faible bruit (LNA) et de déphaseur variable. Dans un premier temps, le manuscrit présente le contexte dans lequel l’étude prend part, puis un comparatif des différentes technologies existantes est établi. Enfin, la démarche de conception du LNA et du déphaseur est détaillée et les résultats de simulations du circuit sont exposés.